N-КАНАЛЬНЫЕ МОП-СХЕМЫ

СОГЛАСОВАНИЕ С ЛОГИЧЕСКИМИ ЭЛЕМЕНТАМИ ДРУГИХ СЕМЕЙСТВ

Существует два основных правила для согласования элементов всех других семейств с микросхемами КМОП. Во-первых, КМОП-схема должна обеспечивать необходимые требования по входным токам и напряжениям элементов других семейств. И, во-вторых, что еще важнее, амплитуда выходного сигнала логических элементов других семейств должна максимально соответствовать напряжению источника питания КМОП-схемы.
P-КАНАЛЬНЫЕ МОП-СХЕМЫ

Существует целый ряд требований, которые необходимо обеспечить при согласовании P-МОП и КМОП-схем. Во-первых, это набор источников питания с различными напряжениями. Большинство P-МОП-схем рассчитаны для работы при напряжении от 17 В до 24 В, в то время как схемы-КМОП рассчитаны на максимальное напряжение 15 В. Другой проблемой P-МОП-схем, в отличие от КМОП, является значительно меньшая амплитуда выходного сигнала, чем напряжение источника питания. Выходное напряжение P-МОП-схем изменяется в пределах практически от более положительного потенциала питающего напряжения (VSS) до нескольких вольт выше более отрицательного потенциала (VDD). Поэтому, даже в случае работы P-МОП-схемы от источника напряжением 15 В, амплитуда ее выходного сигнала все равно будет меньше необходимой, чтобы обеспечить согласование с КМОП-схемой. Существует несколько способов решения данной проблемы, в зависимости от конфигурации системы. Рассмотрим два способа построения системы полностью на МОП-схемах и один способ, когда в системе используются ТТЛШ-схемы.

В первом примере используются только P-МОП и КМОП-схемы с напряжением питания менее 15 В (см. рис. 10). В этой конфигурации КМОП-схема управляет P-МОП непосредственно. Однако P-МОП-схема не может управлять КМОП напрямую, поскольку ее выходное напряжение уровня логического нуля значительно превышает нулевой потенциал системы. Для “подтягивания” выходного потенциала схемы к нулю, вводится дополнительный резистор RPD. Его величина выбирается достаточно малой, чтобы обеспечить желаемую постоянную времени RC при переключении выхода из “единицы” в “ноль” и, в то же время, достаточно большой, чтобы обеспечить необходимую величину уровня логической “единицы”. Этот способ подходит также и для выходов P-МОП-схем с открытыми стоками.

Другим способом в полностью МОП-системе является применение источника опорного напряжения на основе обычного стабилитрона для формирования более отрицательного потенциала, питающего КМОП-схему (рис. 11).

В этой конфигурации используется источник питания P-МОП-схемы напряжением 17-24 В. Опорное напряжение выбирается таким образом, чтобы уменьшить напряжение питания КМОП-схем до минимального размаха выходного напряжения P-МОП-схемы. КМОП-схема может по-прежнему управлять P-МОП непосредственно, но теперь, P-МОП-схема может управлять КМОП без “подтягивающего” резистора. Другими ограничениями являются: питающее напряжение КМОП-схем, которое должно быть меньше 15 В, и необходимость обеспечения опорным источником достаточного тока для питания всех КМОП-схем в системе. Это решение вполне пригодно, если источник питания P-МОП-схемы должен быть больше 15 В, и потребляемый ток КМОП-схемами достаточно мал, чтобы его мог обеспечить простейший параметрический стабилизатор.

Если в системе используются ТТЛШ-схемы, то должны быть, по крайней мере, два источника питания. В таком случае, КМОП-схема может работать от однополярного источника и управлять P-МОП-схемой непосредственно (рис. 12).

Согласование КМОП с N-МОП-схемами проще, хотя некоторые проблемы существуют. Во-первых, N-МОП-схемы требуют меньшего напряжения источника питания, обычно в диапазоне 5-12 В. Это позволяет согласовывать их с КМОП-схемами непосредственно. Во вторых, амплитуда выходного сигнала КМОП-схем находится в диапазоне практически от нуля до напряжения источника питания минус 1-2 В.При более высоких значениях напряжения источника питания N-МОП и КМОП-схемы могут работать напрямую, поскольку выходной уровень логической единицы N-МОП-схемы будет отличаться от напряжения источника питания всего на 10-20%. Однако, при меньших значениях напряжения питания, напряжение уровня логической единицы будет меньше уже на 20-40%, поэтому необходимо включение “подтягивающего” резистора (рис. 13).

.